[공과기술] 4비트 2진 리플 카운터 / 1. Counter / 가. 실험 목표 ..
페이지 정보
작성일 23-02-02 00:04본문
Download : 4비트 2진 리플 카운터.hwp
각 플립플롭의 출력은 연속적으로 다음 단 플립플롭의 입력 C로 연결되어 있다. 최하위 비트 A0는 각 카운트 펄스 입력에 의해 보수화 된다 A0가 1에서 0으로 될 때마다 A1이 보수화되고, A1이 1에서 0으로 될 때마다 그것은 A2를 보수화하게 된...





1. Counter 가. 실험목표 1) 리플...
설명
1. Counter 가. 실험목표 1) 리플...
Download : 4비트 2진 리플 카운터.hwp( 46 )
다. 4비트 2진 리플 카운터는 2진수 0부터 처음 하고 각 카운트 펄스 입력에 의해 하나씩 증가한다. 이 방법에서 D 입력은 항상 현재 상태의 보수이고, 다음 클럭에서 플립플롭이 보수화되도록 한다. 하강 전이는 C와 연결된 이전 단의 플립플롭의 출력이 1에서 0으로 변할 때 발생한다. 세 번째 방법은 보수화된 출력을 D 입력으로 연결한 D 플립플롭을 사용하는 것이다.
레포트 > 공학,기술계열
순서
공과기술 4비트 2진 리플 카운터 / 1. Counter 가. 실험 목표
[공과기술] 4비트 2진 리플 카운터 / 1. Counter / 가. 실험 목표 ..
1. Counter 가. 實驗(실험)目標(목표) 1) 리플 카운트와 동기식 카운트에 대상으로하여 알아보자. 2) BCD Counter에 대상으로하여 알아보자. 나. 實驗(실험)장비 1) 부품 IC 7474-5, 7408, 7448-2, 7486, 7490, 7492-1, NE555-1, Push S W-1, 저항1k, 47k-1 2) 계측기 Power Supply, Bread Board 다. 15를 센 후에 카운터는 0으로 돌아간다. 기본theory 1) 2진 리플 카운터 2진 리플 카운터는 각 플립플롭의 출력이 다음 상위 플립플롭의 입력 C에 연결되어 플립플롭을 보완하는 직렬 연결로 구성되어 있다. 최하위 비트를 저장하는 플립플롭은 C 입력에 카운트 펄스를 받게 된다 그리고 T 플립플롭의 T 입력은 항상 1의 값에 연결되어 있는데, 이것은 C 입력의 신호가 하강 전이를 할 때 각 플립플롭을 보수화하게 된다 C 앞에 있는 동적 표시기호인 버블은 플립플롭이 입력의 하강 전이에서 동작하는 것을 가리킨다. 최하위 비트를 나타내는 플립플롭은 다음 펄스를 받게 되는데, 보수화된 플립플롭은 J와 K 입력이 묶인 JK플립플롭이나 T플립플롭으로부터 얻을 수 있다. 4비트 2진 리플 카운터는 T형과 D형의 플립플롭으로 설계되어 있다.